Курсова робота «RS- синхронний тригер за структурою MS з інвертором на елементах ЕЗЛ логіки», 2007 рік

З предмету Радіотехніка · додано 29.05.2009 18:29 · від Delfi · Додати в закладки
35 грн Вартість завантаження

Зміст

Вступ 3 Розділ 1. Проектування цифрового ключа 4 1.1. Вибір транзистора 5 1.2. Вибір розміру колекторного струму насичення 6 1.3. Розрахунок колекторного резистора 6 1.4. Розрахунок резистора в ланцюзі бази 8 1.5. Визначення часу вмикання і вимикання ключа 9 1.6. Висновки 14 Розділ 2. Реалізація логічних функцій 15 2.1. Теоретичні відомості 15 2.2. Реалізація логічної функції 17 2.3. Вибір базового логічного елемента 18 2.4. Властивості ЕЗЛ схем 19 2.5. Основні параметри логічного елементу 21 2.6. Висновки 23 Розділ 3. Синтез тригерної комірки 24 3.1. Теоретичні відомості 24 3.2. Синхроний RS-тригер M-S структури 25 3.3. Синтез тригерної комірки на базі даного MS-тригера 26 3.4. Синтез стандартного D-тригера на основі нестандартної тригерної комірки 28 3.5. Висновки 29 Висновки 30 Література 31 Додатки 32 Додаток А 33 Додаток Б 34 Додаток В 35 Додаток Г 36 Додаток Д 37 Додаток Е 38 Додаток Ж 39 Додаток З 40 Додаток К 41 Додаток Л 42

Висновок

Отже, бачимо, що даний курсовий проект складається з трьох частин.

В першій частині даного курсового проекту було розраховано найпростіший насичений транзисторний ключ з напругою живлення 8В, споживаною потужністю 33мВт, технологічним допуском 15%, коефіцієнтои розгалуження по виходу 6, ємністю навантаження 6пФ та промодельовано в програмі MicroCap 7. Для розрахунку я обрав транзистор 2Т3120A, у якого відносно низька напруга живлення та (коефіцієнт підсилення по струму). Обчислення були зроблені досить наближено, оскільки певного визначеного алгоритму розрахунку насиченого транзисторного ключа не існує.

В другій частині одержано мінімальну форму і побудувано принципову схему ЛЕ для реалізації чотирьохмісної логічної функції заданою таблицею для заданого типу ЛЕ. Відповідно до завдання схему ЛЕ, яка реалізує отриману функцію.

Третя частина курсового проекту включала в себе вибір відповідної серії мікросхеми заданого логічного елементу, реалізуєма функція якого АБО-НІ, коефіцієнт об‘єднання по входу – 4, коефіцієнт розгалуження – 20, час затримки - 2 нс для синтезу тригерної схеми. Тут були приведені основні характеристики логічного елементу ЕЗЛ-типу (згідно із завданням).

Потім в була синтезована тригерна схема на основі вибраних в другому розділі логічних елементів згідно з таблицею переходів, заданою в технічному завданні. Для синтезу було обрано синхронний RS-тригер MS структури. Після побудови схеми було проведено її моделювання в програмному пакеті MicroCap 8, в результаті чого отримано часові діаграми переключень схеми, які повністю відтворюють роботу схеми.

Перед завантаженням, ви можете звернутися до адміністратора сайту, та ознайомитися з роботою через Skype (live:intellectnova)

Завантаження буде доступне після авторизації та поповнення балансу на 35 грн

Зайти на сайт

Забули пароль? Ще не зареєстровані?